1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]
2.1 Alat
a.. Jumper
Gambar 1. Jumper
b.Panel DL 2203D
c.Panel DL 2203C
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo
2.2 Bahan (proteus) [Kembali]
a. IC 74LS112 (JK filp flop)
Gambar 3. IC 74LS112
b. Power DC
3. Rangkaian simulasi [Kembali]
Pada percobaan kali ini menggunakan module D'Lorenzo. Yang mana disini menggunakan 4 JK flipflop. Rangkaian ini melakukan perhitungan 4 bit dikarenakan 1 flipflop mewakili 1 perhitungan bit data. Rangkaian ini adalah counter, yang mana lebih tepatnya asyncronous counter.
Asyncronous counter ini memiliki output masing-masing flip-flop yangakan bergul ingan (berubah kondisi dari 0 ke 1) dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya.
5. Video Rangkaian [Kembali]
1. Analisa apa yang terjadi pada rangkaian percobaan 1 ketika input SR yang dihubungkan ke ground ketika JK aktif low?
Pada rangkaian aktif low (ketika input 0) akan aktif SR nya dikarenakan rangkaian tersebut active low. Tentunya hal ini akan menyebabkan rangkaian akan berjalan. Ketika rangkaian berjalan maka outputnya akan bernila 1. Hal ini dikarenakan eangkaian tersebut aktif.
2. Apa yang terjadi jika output Q' masing-masing flipflop dihubugkan ke input clock selanjutnya.
Jika kita menghubungkan output Q' ke flipflop selanjutnya, maka akan terjadi perhitungan mundur atau counter down. Yang mana perhitungannya dimulai dari angka tinggi menuju angka rendah sehingga memiliki nilai akhir 0. Rangkaian percobaan ini adalah rangkaian asinkronus counter. Jika kita menghubungkan output Q ke flipflop selanjutnya maka ia akan melakukan perhitungan naik atau counter up.
7. Link Download
[Kembali]
Tidak ada komentar:
Posting Komentar